BEGIN:VCALENDAR
VERSION:2.0
PRODID:-//https://techplay.jp//JP
CALSCALE:GREGORIAN
METHOD:PUBLISH
X-WR-CALDESC:fpgax #12
X-WR-CALNAME:fpgax #12
X-WR-TIMEZONE:Asia/Tokyo
BEGIN:VTIMEZONE
TZID:Asia/Tokyo
BEGIN:STANDARD
DTSTART:19700101T000000
TZOFFSETFROM:+0900
TZOFFSETTO:+0900
TZNAME:JST
END:STANDARD
END:VTIMEZONE
BEGIN:VEVENT
UID:756482@techplay.jp
SUMMARY:fpgax #12
DTSTART;TZID=Asia/Tokyo:20191112T180000
DTEND;TZID=Asia/Tokyo:20191112T203000
DTSTAMP:20260425T121620Z
CREATED:20191025T142058Z
DESCRIPTION:イベント詳細はこちら\nhttps://techplay.jp/event/75648
 2?utm_medium=referral&utm_source=ics&utm_campaign=ics\n\n今回のfpgax
 は、HPC向けの大規模FPGAクラスタの話、Elixirで高位合成
 の話、そして金融向け最適化のリアルタイム実装など
 など。\nスケジュール\n5:30pm: 開場\n6:00pm:「ElixirでFPGAを
 設計する」高瀬 英希さん（京都大学／JSTさきがけ）\n
 日本人はナゼか高位合成が大好きらしいです。そして
 巷では好きなプログラミング言語で高位合成系を自作
 しちゃうのが大好きクラスタが居ます。私は関数型言
 語Elixirが（HP/MP全回復できて）大好きなので、Cockatrice
 という高位合成系を作っています。Elixirをハードウェ
 ア設計言語だと捉えるとどんなメリットがあるのか、E
 lixirコードからどんな回路をどうやって合成するのか
 、ざっと概説します。\n6:30pm:「シミュレーテッド分岐
 アルゴリズムのアクセラレータとその応用」辰村 光介
 さん（東芝 研究開発センター）\nシミュレーテッド分
 岐（SB）は量子断熱最適化に基づく量子計算機の古典
 対応物として導出される組合せ最適化アルゴリズムで
 す。SBのFPGAベース超並列アクセラレータと、それを応
 用した低遅延・最良機会の金融取引マシンについて講
 演します。\n7:00pm:「柔軟な資源割当てを可能とするFPGA
 クラスタシステムとそのネットワーク」佐野 健太郎さ
 ん（理化学研究所 計算科学研究センター）\n現在研究
 開発を進めているFPGAクラスタシステムを紹介します。
 本システムには、既存の高性能計算機に対しFPGAクラス
 タ部を容易に拡張でき、かつ、任意のCPUノードにシス
 テム内のFPGAリソースを柔軟に割当てて使用可能な特徴
 があります。システムの仕様や実装の詳細に加え、例
 えばクラウドにおけるFPGAリソース利用といった応用へ
 の期待や産学連携の可能性について、お話します。\n7:
 30pm: LTタイム\n\nROS+FPGAを使ったロボット開発（京大、
 新田さん）\nFPGAとGPUの性能比較ベンチマークをやって
 みた時にそこそこ苦労した話（安藤潤、ザイリンクス
 ジャパン）\nNVIDIA GPUとXilinx FPGAの両環境で、モンテカ
 ルロシュミレーションを活用して円周率計算のベンチ
 マークを実施しました。その際のちょっとした苦労話
 と経験から得たノウハウを皆様にシェアします。\nFPGA
 を使ったAIエッジコンテストのお知らせ＋α（nkhrさん
 ）\n１１月中旬〜下旬に開催予定のUltra96V2 FPGAを使った
 AIエッジコンテストの紹介をします。あと、何かデモ
 します！\nGoogle Colaboratoryで始めるFPGA開発入門（aster_ism
 さん）\nFPGAを用いたDeep? Learningのデモ（SAKURAIさん）\nIn
 tel社 OpenCLを用いた単眼での深度推定について（東工大
 、佐田さん）\nIntel社 OpenCLを用いたMonocular Depth Estimation
 のFPGA実装について話します．OpenVINO Starter Kitを用いた
 デモをお見せします．\nDNNのモデル特化ハードウェア
 を生成するオープンソースコンパイラNNgenのデモ（東
 大、高前田さん）\n\n8:30pm: 終了\n注意事項など\n\n東急
 東横線　大岡山駅\n駅を出て正面のホールです。東工
 大大岡山キャンパスではありません！\n会場は飲食で
 きますが、ゴミはお持ち帰りください\n受付はありま
 せん。１７時以降入場可能です。\n会場周辺を含めて
 禁煙です。\n無線LAN、電源はありません。\nイベントの
 様子を撮影・録画し、ブログやSNSなどで公開すること
 があります。その際、来場者の姿も公開されることが
 あることをご了承ください。\n
LOCATION:東京工業大学　蔵前会館　くらまえホール 〒152-0
 033 東京都目黒区大岡山２丁目１０−１
URL:https://techplay.jp/event/756482?utm_medium=referral&utm_source=ics&utm
 _campaign=ics
END:VEVENT
END:VCALENDAR
