BEGIN:VCALENDAR
VERSION:2.0
PRODID:-//https://techplay.jp//JP
CALSCALE:GREGORIAN
METHOD:PUBLISH
X-WR-CALDESC:実践的！FPGA開発セミナー
X-WR-CALNAME:実践的！FPGA開発セミナー
X-WR-TIMEZONE:Asia/Tokyo
BEGIN:VTIMEZONE
TZID:Asia/Tokyo
BEGIN:STANDARD
DTSTART:19700101T000000
TZOFFSETFROM:+0900
TZOFFSETTO:+0900
TZNAME:JST
END:STANDARD
END:VTIMEZONE
BEGIN:VEVENT
UID:885190@techplay.jp
SUMMARY:実践的！FPGA開発セミナー
DTSTART;TZID=Asia/Tokyo:20221222T180000
DTEND;TZID=Asia/Tokyo:20221222T193000
DTSTAMP:20260407T122505Z
CREATED:20221213T065348Z
DESCRIPTION:イベント詳細はこちら\nhttps://techplay.jp/event/88519
 0?utm_medium=referral&utm_source=ics&utm_campaign=ics\n\n実践的！FPGA
 開発セミナー\n概要\n\n1．本講演～Intel HLS を利用した
 モジュール開発～\nIntel HLS は Intel Quartus Prime で無償利
 用可能な高位合成ツールです。高位合成が普及してい
 る中、Intel FPGA ユーザーであれば適用を検討するべき
 ツールですが、まだ公開事例を見かけることが少ない
 状況です。今回のセミナーでは、基本的な使い方や特
 徴、Xilinx Vivado/Vitis HLS との違い、モジュール開発時の
 ハマりポイントや注意点などをお話します。\n2．Lightni
 ng Talk！\n①Vitis HLS 2022.1 で追加された performance pragma を
 使ってみる\n②格安FPGAボード Tang Nano 9Kで試すFPGA Etherne
 t通信\n※過去セミナーの資料をこちらに公開していま
 す。事前学習等にお役立てください。\nタイムスケジ
 ュール\n\n\n\n時間\n内容\n\n\n\n\n18:00〜\nはじめに\n\n\n18:0
 5〜18:35\nIntel HLS を利用したモジュール開発\n\n\n18:35〜19
 :05\nLightning Talk！\n\n\n19:05〜19:30\nQ&A および座談会\n\n\n\n
 ※ 当日予告なく時間配分・内容が変更になる可能性が
 ございます。\n登壇者\n本講演パート登壇者\n西田 竜之
 株式会社フィックスターズソリューション第四事業部
 　シニアエンジニア　\n望月 英輔株式会社フィックス
 ターズソリューション第四事業部　シニアエンジニア\
 nライトニングトークパート登壇者\n松田 裕貴株式会社
 フィックスターズソリューション第四事業部　リード
 エンジニア\n井田 健太ゲストスピーカー\n\n参加対象\n\
 nFPGA による高速化に興味のあるエンジニアや学生\n実
 践的な FPGA 開発について知りたいエンジニア\nソフト
 ウェアだけでなくハードウェアでの最適化にも精通し
 たいエンジニア\nフィックスターズの FPGA エンジニア
 と話してみたい方\nフィックスターズに興味がある方\n
 \n注意事項\n\nリクルーティング、勧誘など、採用目的
 でのイベント参加はお断りしております。\nキャンセ
 ル待ち・補欠・落選の方はご参加いただくことが出来
 ませんのでご了承ください。\n欠席される場合は、お
 手数ですが速やかにキャンセル処理をお願い致します
 。\n無断キャンセルや欠席が続く場合、次回以降の参
 加をお断りさせていただく場合がございます。\n
LOCATION:オンライン（Google Meet）
URL:https://techplay.jp/event/885190?utm_medium=referral&utm_source=ics&utm
 _campaign=ics
END:VEVENT
END:VCALENDAR
