BEGIN:VCALENDAR
VERSION:2.0
PRODID:-//https://techplay.jp//JP
CALSCALE:GREGORIAN
METHOD:PUBLISH
X-WR-CALDESC:Port Intel Linux app to RISC-V and IBM Power
X-WR-CALNAME:Port Intel Linux app to RISC-V and IBM Power
X-WR-TIMEZONE:Asia/Tokyo
BEGIN:VTIMEZONE
TZID:Asia/Tokyo
BEGIN:STANDARD
DTSTART:19700101T000000
TZOFFSETFROM:+0900
TZOFFSETTO:+0900
TZNAME:JST
END:STANDARD
END:VTIMEZONE
BEGIN:VEVENT
UID:958916@techplay.jp
SUMMARY:Port Intel Linux app to RISC-V and IBM Power
DTSTART;TZID=Asia/Tokyo:20240929T160000
DTEND;TZID=Asia/Tokyo:20240929T170000
DTSTAMP:20260408T193004Z
CREATED:20240925T140502Z
DESCRIPTION:イベント詳細はこちら\nhttps://techplay.jp/event/95891
 6?utm_medium=referral&utm_source=ics&utm_campaign=ics\n\nThis study group
  will address the issue of CPU architecture dependency\, one of the probl
 ems in computer science.\nIntel holds the market share in server and PC C
 PUs. This is mainly due to software compatibility.\nIn this study group\,
  we will learn the technology of replacing the CPU of PCs and supercomput
 ers from Intel's CISC (Complex Instruction Set Computer) to other RISC-V 
 (Reduced Instruction Set Computer) architectures to speed up PCs and supe
 rcomputers.\nIntel converts instructions from CISC instructions to RISC-V
  μOps internally\, which requires additional circuits\, increases die si
 ze\, increases power consumption\, and is inefficient. If the instruction
 s were RISC-V instructions from the beginning\, such overhead would not b
 e necessary.\nTherefore\, if the CPU of a PC is replaced from Intel to th
 e more open RISC-V\, the price would be cheaper and performance would imp
 rove.\nHowever\, most of the software for PCs and supercomputers in the w
 orld runs on Intel's x86-64\, and software porting would be required.\nPl
 ease feel free to join us\nThis study group is OPEN in Discord. Register 
 connpass and Register this study group and join Discord.\nThis study grou
 p is held by English.\n"Vector Intrinsic Porting Guide"  \nhttps://openpo
 werfoundation.org/specifications/vectorintrinsicportingguide/\nThe charac
 ter of this picture is Akari. open source test framework for port Intel t
 o RISC-V!!\nこの勉強会は、コンピュータ・サイエンスに
 おいての問題の一つである、CPUのアーキテクチャ依存
 の問題を取り上げます。\nサーバやPCのCPUはIntelがシェ
 アを持っています。これは主にソフトウェア互換性に
 よるものです。\nこの勉強会では、CISC（Complex Instruction
  Set Computer)であるIntelから他のRISC-V(Reduced Instruction Set Co
 mputer)アーキテクチャにPCやスパコンのCPUを置き換え、P
 Cやスパコンを高速化する技術を学習します。  \nIntelは
 、内部でCISC命令からRISC-VのμOpに命令を変換しており
 、そのため、追加的な回路が必要となり、ダイサイズ
 が大きくなり、消費電力が大きくなり、効率が悪いで
 す。最初から命令がRISC-V命令なら、そのようなオーバ
 ーヘッドは必要ありません。  \nよって、PCのCPUをIntel
 からよりオープンなRISC-Vに置き換えれば、値段が安く
 なり、パフォーマンスも改善されます。\nしかし、世
 界の多くのPCやスパコン用ソフトウェアはIntelのx86-64で
 動くものであり、ソフトウェアのポート(移植）が必要
 となります。  \nお気軽に参加ください\nこの勉強会で
 は教科書を購入する必要はありません。  \n予習も必要
 ありません。  \n以下のようなドキュメントを読む予定
 です。  \n「Vector Intrinsic Porting Guide」  \nhttps://openpowerfou
 ndation.org/specifications/vectorintrinsicportingguide/\n「Intel®️ 64
  and IA-32 Architectures Software Developer Manuals」\nhttps://www.intel
 .com/content/www/us/en/developer/articles/technical/intel-sdm.html\nhttps
 ://developer.ibm.com/tutorials/migrate-app-on-lop/\n記事書いてます
 \nI am writing article.\nhttps://qiita.com/daisukeokaoss/
LOCATION:オンライングループ（パフォーマンス最適化） 
 オンライン
URL:https://techplay.jp/event/958916?utm_medium=referral&utm_source=ics&utm
 _campaign=ics
END:VEVENT
END:VCALENDAR
